![Cadence Allegro 进阶实战与高速PCB设计](https://wfqqreader-1252317822.image.myqcloud.com/cover/727/36511727/b_36511727.jpg)
2.3 新建、删除及重命名原理图
如图2-6 所示,在OrCAD Capture CIS 软件的“Projects”面板中的.\stm32coreboard.dsn文件下方的原理图页SCHEMATIC1 上单击鼠标右键,在弹出的快捷菜单中执行菜单命令“New Page”,在弹出的窗口中需要对新建的原理图页进行命名,如图2-7 所示,可以以某个功能模块名称进行命名,方便工程人员识别该页原理图有哪些电路模块或者某类电路模块。默认原理图页的名称为“PAGE2”。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_6.jpg?sign=1739536351-XmwNgGALteN9kBvyKLk6kmhmEqvEPaBF-0-f0f8e4cc918fcaf0348dc0ad7819d9f1)
图2-6 “Projects”面板
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_7.jpg?sign=1739536351-uy5KD02rzKYfVAK19cNVvPbC4Q56Xbgf-0-45a7d986e4ca63df06d17a6b6e2cc826)
图2-7 命名新建的原理图页
因为STM32 核心板并不是很复杂,一页原理图已经可以完成核心板所有功能模块的绘制,所以我们可以将多余的原理图删掉。如图2-8 所示,在将需要删掉的原理图页PAGE2 上单击鼠标右键,在弹出的快捷键菜单中执行菜单命令“Cut”,即可将多余的原理图删掉。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_8.jpg?sign=1739536351-DR9mDbhVFRrNRXQX4Q7WkoTHP0VGUzAL-0-03776e0c89ce01a69a7e1e2a7833127c)
图2-8 删除多余的原理图
工程建立之后,默认情况下已经在SCHEMATIC1 文件夹中建立了一个新页面PAGE1,我们需要对其进行重命名。为了保持命名的一致性,即无论是工程名还是原理图、PCB 文件名,都统一命名为“STM32CoreBoard”。如图2-9 所示,在原理图页PAGE1 上单击鼠标右键,在弹出的快捷键菜单中执行菜单命令“Rename”。如图2-10 所示,在随后弹出的窗口中,将原理图文件命名为“STM32CoreBoard”。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_9.jpg?sign=1739536351-7kO2ipQfQFX69EC2Zx5sFW9O4s1zZ3bT-0-db63555ca625d6ec32ddb6a2e2392e61)
图2-9 重命名原理图(1)
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_10.jpg?sign=1739536351-EBDQsxRJrvgBMVaXwqe2ex6lLEq8o4jW-0-ed4fb8eb3968abc04b0678a8695b3b2b)
图2-10 重命名原理图(2)
工程新建之后,系统会自动打开PAGE1 这页原理图,重命名为“STM32CoreBoard”后,我们就可以开始进行设计了。图2-11 为OrCAD Capture CIS 原理图设计系统环境。
![img](https://epubservercos.yuewen.com/B9ADA8/19391577108682506/epubprivate/OEBPS/Images/txt002_11.jpg?sign=1739536351-5Q1fT3SiAqmyWsCAhXzzrW0m6HkYaR1D-0-d52c7da863f7438007bd9ec0f32c6018)
图2-11 OrCAD Capture CIS 原理图设计系统环境